• 알고리즘 개발자와 협업
- AI엔지니어, 코덱엔지니어가 개발한 알고리즘을 반도체 IP블럭으로 구현하기 위해 함께 검토하고 최적화합니다.
• 반도체 IP블럭 설계
- C/C++ 또는 Verilog HDL을 이용하여 반도체 IP블럭을 설계합니다.
• 통합·검증
- 반도체 IP블럭들을 통합하고 검증합니다.
• Validation
- 칩, 보드 수준의 검증 지원을 위해 소프트웨어 엔지니어를 지원합니다.
데이터센터의 동영상 처리·압축 워크로드를 고속, 고화질로 처리하기 위한 반도체 IP블럭을 설계합니다. 설계 복잡도가 가장 높은 IP 중 하나입니다. (도전하세요!)
설계팀은 C/C++를 사용한 High-Level Synthesis를 주력으로 사용하고 있습니다.
해당 분야에서 최고의 실력을 가진 팀이라고 자신있게 말씀드릴 수 있습니다.
도전적인 IP설계와 첨단의 개발플로우로 익히고 실무에 적용함으로써 성공적인 제품개발을 경험하고, 반도체 설계자로써의 차별화된 경쟁력을 키우실 수 있습니다.
[주요업무]
• 알고리즘 개발자와 협업
- AI엔지니어, 코덱엔지니어가 개발한 알고리즘을 반도체 IP블럭으로 구현하기 위해 함께 검토하고 최적화합니다.
• 반도체 IP블럭 설계
- C/C++ 또는 Verilog HDL을 이용하여 반도체 IP블럭을 설계합니다.
• 통합·검증
- 반도체 IP블럭들을 통합하고 검증합니다.
• Validation
- 칩, 보드 수준의 검증 지원을 위해 소프트웨어 엔지니어를 지원합니다.
[자격요건]
• C/C++, Verilog HDL
- C/C++로 기술된 알고리즘을 주어진 설계사양을 만족하는 Verilog HDL로 옮길 수 있어야 합니다. printf( ) 뿐만 아니라 디버거를 사용한 디버깅도 가능해야 합니다. :)
- 예를 들어, Discrete Cosine Transform(DCT) 정도의 복잡도를 가지는 알고리즘을 이해하고 설계로 옮길 수 있는 역량을 기대합니다.
- 예로 든 알고리즘을 아무리 읽어보아도 이해가 되지 않지만, 설계 좀 한다는 소리를 듣는 분이라면 지원해주세요.
• 자동화를 위한 스크립팅 가능
- Shell 또는 Python 프로그래밍 가능
• 솔직하고 명확한 의사소통
자격요건 중에 한 두가지 부족하지만, 노력으로 충분히 캐치업할 수 있는 자신이 있다면 망설이지말고 지원해주세요!
[우대사항]
• High-Level Synthesis 경험자
• 동영상코덱 또는 영상처리 관련 프로젝트 경험
• 상용(양산)칩 설계 프로젝트 경험
[지원 및 진행 절차]
• 지원서류 : 자유양식의 이력서(필수), 포트폴리오(선택) / PDF 형식 권장
• 연봉, 신체 정보, 가족 사항 및 주민번호 등의 민감한 개인정보는 제외 부탁드립니다.
• 진행절차 : 서류전형 → 1차 직무 인터뷰 → 2차 코딩 테스트 및 적합성 인터뷰 → 최종 합격 및 입사
• 지원자의 이력 및 경력 사항에 따라 일부 과정이 생략되거나 추가될 수 있습니다.